74ls148管脚图引脚功能表真值表逻辑图扩展

发布于:2021-05-14 23:41:05

74ls148 管脚图引脚功能表真值表逻辑图扩展资料
有些单片机控制系统和数字电路中,无法对几个按钮的同时响应做出反 映,如电梯控制系统在这种情况下就出出现错误,这是绝对不允许的。于是就出 现了 74ls148 优先编码器,先说一下他的基本原理.他允许同时输入两个以上编码 信号。不过在设计优先编码器时已经将所有的输入信号按优先顺序排了队,当几 个输入信号同时出现时,只对其中优先权最高的一个进行编码。

〈74ls148 管脚功能〉

〈74ls148 引脚图〉

74ls148 优先编码器管脚功能介绍:为 16 脚的集成芯片,电源是 VCC(16) GND(8),

I0—I7 为输入信号,A2,A1,A0 为三位二进制编码输出信号,IE 是使能输入端,

OE 是使能输出端,GS 为片优先编码输出端。

〈74ls148 逻辑图〉

〈74ls148 逻辑表达式〉

使能端 OE(芯片是否启用)的逻辑方程:

OE =I0·I1·I2·I3·I4·I5·I6·I7·IE 当 OE 输入 IE=1 时,禁止编码、输出(反码): A2,A1,A0 为全 1。 当 OE 输入 IE=0 时,允许编码,在 I0~I7 输入中,输入 I7 优先级最高,其余依 次为:I6,I5,I4,I3,I2,I0,I0 等级排列。

输入

输出

EI I0 I1 I2 I3 I4 I5 I6 I7 A2 A1 A0 GS EO 1xxxxxxxx11111

01111111111110

0xxxxxxx000001

0xxxxxx0100110

0xxxxx01101010

0xxxx011101110

0xxx0111110010

0xx01111110110

0x011111111010

00111111111110

<优先编码器 74ls148 功能表> 从以上的的功能表中可以得出,74ls148 输入端优先级别的次序依次为 I7,I
6,…,I0 。当某一输入端有低电*输入,且比它优先级别高的输入端没有低电 *输入时,输出端才输出相应该输入端的代码。例如:I5=0 且 I6=I7=1(I6、I7 优 先级别高于 I5) 则此时输出代码 010 (为(5)10=(101)2 的反码)这就是优先编码器 的工作原理。

<74ls148 真值表> 由 74ls148 真值表可列输出逻辑方程为: A2 = (I4+I5+I6+I7)IE A1 = (I2I4I5+I3I4I5+I6+7)·IE A0 = (I1I2I4I6+I3I4I6+I5I6+I7)·IE
用两个 74ls148 优先编码器芯片扩展为十六线-四线优先编码器的电路连线图


相关推荐

最新更新

猜你喜欢